

La plataforma inspectAR de Cadence revoluciona las pruebas y la depuración de PCB con capacidades avanzadas de realidad aumentada (AR). Al superponer datos de diseño interactivos directamente sobre las placas físicas, simplifica los flujos de trabajo, aumenta la productividad en más del 30% y asegura una precisión milimétrica. Con características como búsqueda de componentes en tiempo real, calibración sencilla y comentarios a nivel de proyecto, mejora la colaboración para equipos de todos los niveles de experiencia. Integrado perfectamente con las herramientas de Cadence, inspectAR permite procesos eficientes de prueba, depuración y documentación, haciéndolo ideal para ingenieros que buscan optimizar el aseguramiento de la calidad mientras reducen los ciclos de diseño. Experimenta una solución de problemas de PCB más rápida e inteligente con inspectAR.

La Plataforma de Emulación Cadence Palladium es una solución de alto rendimiento para verificar y depurar complejos Sistemas en Chip (SoCs) y sistemas. Proporcionando una escalabilidad inigualable, maneja diseños de miles de millones de puertas con facilidad, ofreciendo un rendimiento superior que es 1.5 veces más rápido que su predecesor. Con capacidades avanzadas de depuración, incluyendo disparadores a velocidad y compiladores modulares para una rápida respuesta, asegura un análisis eficiente sin necesidad de recompilación. La plataforma soporta diversas aplicaciones, desde emulación en circuito hasta análisis dinámico de potencia, lo que la hace ideal para la co-verificación temprana de hardware/software y pruebas a nivel de sistema. Acelera tus ciclos de diseño y logra el éxito en el primer intento de silicio con Palladium.

La plataforma de prototipado empresarial Cadence Protium acelera el prototipado previo al silicio, permitiendo una rápida preparación para el desarrollo temprano de software y la verificación del sistema. Diseñada para diseños de miles de millones de puertas, aprovecha hardware de alta capacidad como el Versal Adaptive Soc de AMD para soportar pruebas a velocidad de BIOS, firmware y software a nivel de aplicación. Con compilación modular, rápida puesta en marcha desde el sistema Palladium y depuración unificada, Protium optimiza los flujos de trabajo para la co-verificación de hardware/software y las pruebas de integración. Su arquitectura escalable, capacidades de prototipado híbrido y soporte versátil de aplicaciones la hacen ideal para sistemas complejos, asegurando un tiempo de comercialización más rápido con una eficiencia sin igual.

El Verificador del Sistema Perspec de Cadence simplifica la verificación compleja de sistemas en chip (SoC) con potentes capacidades de estímulo portátil. Diseñado para mejorar el desarrollo de pruebas a nivel de sistema hasta 10 veces, automatiza la generación de casos de uso, amplifica la exploración del espacio de estados y asegura una validación exhaustiva de casos límite. Al soportar entornos multi-núcleo y multi-hilo, aprovecha metodologías correctas por construcción para la creación precisa de pruebas. Con una portabilidad de pruebas sin fisuras, cumplimiento con la Especificación de Pruebas y Estímulos Portátiles de Accellera (PSS), e integración con bancos de pruebas UVM, el Verificador del Sistema Perspec cierra la brecha entre la verificación de IP y SoC. Acelera la depuración, aumenta la cobertura y logra diseños de mayor calidad de manera eficiente con esta innovadora solución de verificación.

La Plataforma de Seguridad Midas de Cadence ofrece una poderosa solución impulsada por FMEDA para diseñar y verificar la seguridad funcional en aplicaciones críticas de semiconductores. Esta plataforma permite la exploración en fases tempranas de arquitecturas de seguridad, aprovechando los datos de diseño de chips nativos para un análisis de seguridad altamente preciso y eficiente. Las características clave incluyen un enfoque unificado a través de los flujos de diseño digital y analógico/mixto de Cadence, soporte sin fisuras tanto para uso independiente como embebido, y compatibilidad con los sistemas operativos Windows y Linux. Ideal para sistemas automotrices y críticos para la seguridad, la Plataforma de Seguridad Midas acelera el camino hacia el cumplimiento de ISO 26262 e IEC 61508 mientras optimiza la productividad y la fiabilidad del diseño.

El IP de Verificación Formal (VIP) de Cadence permite la verificación exhaustiva del cumplimiento de protocolos para una amplia gama de estándares de la industria. Optimizado para la Plataforma de Verificación Formal Jasper, se integra perfectamente con las aplicaciones Jasper y simuladores líderes como Xcelium. Con herramientas avanzadas de depuración como Visualize y QuietTrace, simplifica el análisis y acelera la verificación del diseño. Ofreciendo "recetas" de protocolo reutilizables y soporte para protocolos como Arm AMBA, DDR y SPI, el VIP Formal asegura una mayor calidad de diseño, reduce errores y acorta los ciclos de verificación para sistemas complejos.

El Helium Virtual and Hybrid Studio de Cadence revoluciona el desarrollo pre-silicio con la creación rápida de plataformas virtuales e híbridas para la puesta en marcha temprana de software y la co-verificación fluida de hardware/software. Con la tecnología Gearshift, permite transiciones dinámicas entre modelos virtuales y RTL durante las simulaciones e integra de manera nativa con los motores Xcelium, Palladium y Protium de Cadence. Con una experiencia de depuración unificada, soporte multi-núcleo y una extensa biblioteca de modelos virtuales como Arm y RISC-V, Helium Studio acelera los tiempos de diseño, mejora la precisión y aumenta la productividad en desarrollos de sistemas complejos.

La plataforma de verificación formal Cadence Jasper empodera a los diseñadores con tecnología de prueba inteligente y aprendizaje automático para detectar y abordar errores temprano en el ciclo de diseño. Diseñada para la verificación de C/C++ y RTL, asegura una cobertura exhaustiva, descubriendo errores en casos límite que la simulación tradicional puede pasar por alto. La plataforma aumenta la productividad, simplifica la depuración y proporciona una cobertura formal precisa para la aprobación, integrada con vManager para una gestión de verificación sin problemas. Con aplicaciones especializadas para aplicaciones intensivas en algoritmos como IA, ML y procesamiento de imágenes, Jasper ofrece eficiencia y precisión, transformando el proceso de verificación para diseños modernos y complejos.

El VIP de verificación de simulación de Cadence es una solución confiable para pruebas eficientes y precisas de IP, SoC y a nivel de sistema. Con un soporte de protocolo integral en industrias como la automotriz, centros de datos y móviles, asegura una verificación robusta para los diseños más complejos. Con PureView para configuración automatizada y el Validador de IP TripleCheck, simplifica el cumplimiento y la cobertura de verificación. Totalmente compatible con Xcelium, Palladium y simuladores de terceros, el VIP de Cadence reduce el tiempo de simulación, simplifica la escritura de pruebas con una API UVM fácil de usar y elimina escapes de silicio con verificaciones precisas de protocolo y tiempo. Diseñado para acelerar el desarrollo, es tu clave para el éxito de ser el primero en el mercado.

Cadence Design Systems, Inc. is a service provider of electronic design automation (EDA) software and engineering services. Established in 1988 and headquartered in San Jose, California, Cadence offers a comprehensive suite of tools and technologies for designing and verifying complex semiconductor devices, systems-on-chip (SoC), and integrated circuits (IC). The company serves a wide range of industries, including automotive, consumer electronics, telecommunications, and aerospace, helping engineers and designers optimize performance, reduce power consumption, and accelerate time to market.